- Percobaan 2 Kondisi 16
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi
[Kembali]
4. Prinsip Kerja
[Kembali]
Di rangkaian di atas terdapat komponen yang terdiri dari 6 saklar spdt yang dihubungkan dengan vcc dan ground kemudian dihubungkan dengan counter 74ls90 dan 7493 yang memiliki generator sinyal clock sebagai asynchronous input sedangkan synchronous input menggunakan saklar spdt. keluaran kedua counter mengeluarkan logika 4 bit yang dihubungkan dengan logic state, dan paralalel dengan decoder 4bit to 7segment yaitu 74ls47 yang mengartikan logika 4bit menjadi 7 agar dapat dibaca oleh 7segment common anoda.
Counter 74ls90 memiliki 4 input synchronous dengan 2 input asynchronous, dimana input asynchronous berperan penting pada perubahan dari input synchronousnya. input asynchronous yaitu clk dimana input clock harus aktif rendah, jika aktif rendah maka input yang kita ubah akan mengubah outputnya berubah sedangkan ketika aktif tinggi maka input yang kita ubah outputnya akan mempertahankan nilai logika nya. Sama halnya dengan counter 74ls90, pada counter 7493 memiliki perbedaan pada input syncronousnya yaitu hanya memiliki 2 input namun outputnya tetap terdiri dari 4 output logika 4 bit. Seven segment common anoda adalah komponen yang berguna untuk menampilkan 9 angka dan 15 huruf. dimana jika bernilai logika 1, maka logic state akan berlogika 1.
5. Link Download
[Kembali]
Link HTML klik disini
Link Rangkaian klik disini
Link Video klik disini
Link datasheet 7474 klik disini
Link datasheet switch klik disini
Tidak ada komentar:
Posting Komentar